Digitale Logikgatter

Veröffentlicht in: Articles | 0

Digitale Logikgatter können mehr als einen Eingang haben, z. B. Eingänge A, B, C, D usw., aber in der Regel nur einen digitalen Ausgang haben, (Q). Einzelne Logikgatter können miteinander verbunden oder kaskadiert werden, um eine Logikgatterfunktion mit einer beliebigen Anzahl von Eingängen zu bilden, oder um kombinatorische und sequentielle Schaltungen zu bilden oder unterschiedliche Logikgatterfunktionen von Standardgattern zu erzeugen.,

Standard handelsübliche digitale Logikgatter sind in zwei Grundfamilien oder-formen erhältlich, TTL, das für Transistor-Transistor-Logik wie die 7400-Serie steht, und CMOS, das für komplementäres Metalloxid-Silizium steht, das die 4000-Serie von Chips ist. Diese Notation von TTL oder CMOS bezieht sich auf die Logik-Technologie verwendet, um die integrierte Schaltung herzustellen, (IC) oder ein „Chip“, wie es häufiger genannt wird.,

Digitales Logikgatter

Im Allgemeinen verwenden TTL-Logik-Ics bipolare Übergangstransistoren vom Typ NPN und PNP, während CMOS-Logik-Ics ergänzende Feldeffekttransistoren vom Typ MOSFET oder JFET sowohl für ihre Eingangs-als auch für ihre Ausgangsschaltung verwenden.,

Neben der TTL-und CMOS-Technologie können auch einfache digitale Logikgatter hergestellt werden, indem Dioden, Transistoren und Widerstände miteinander verbunden werden, um RTL -, Widerstandstransistor-Logikgatter, DTL -, Dioden-Transistor-Logikgatter oder ECL-Emittergekoppelte Logikgatter zu erzeugen, die jedoch im Vergleich zur beliebten CMOS-Familie weniger verbreitet sind.

Integrierte Schaltungen oder Ics, wie sie häufiger genannt werden, können nach der Anzahl der Transistoren oder „Gates“, die sie enthalten, in Familien zusammengefasst werden., Beispielsweise kann ein einfacher UND Gate-Gatter nur wenige einzelne Transistoren enthalten, da ein komplexerer Mikroprozessor viele Tausend einzelne Transistor-Gatter enthalten kann. Integrierte Schaltungen werden nach der Anzahl der Logikgatter oder der Komplexität der Schaltungen innerhalb eines einzelnen Chips kategorisiert, wobei die allgemeine Klassifikation für die Anzahl der einzelnen Gatter wie folgt lautet:

Klassifikation der integrierten Schaltungen

  • Small Scale Integration or (SSI) – Enthalten bis zu 10 Transistoren oder einige Gatter innerhalb eines einzelnen Pakets wie AND, OR, NOT Gates.,
  • Mittlere Integration oder (MSI)-zwischen 10 und 100 Transistoren oder zehn Gates innerhalb eines einzigen Pakets und führen digitale Operationen wie Addierer, Decoder, Zähler, Flip-Flops und Multiplexer durch.
  • Large Scale Integration oder (LSI) – zwischen 100 und 1.000 Transistoren oder Hunderte von Gates und führen spezifische digitale Operationen wie I/O-Chips, Speicher, Arithmetik und Logikeinheiten.,
  • Very-Large Scale Integration oder (VLSI) – zwischen 1.000 und 10.000 Transistoren oder Tausende von Gates und Rechenoperationen wie Prozessoren, große Speicherarrays und speicherprogrammierbare Logikgeräte.
  • Super-Large Scale Integration or (SLSI)-zwischen 10.000 und 100.000 Transistoren in einem einzigen Paket und führen Rechenoperationen wie Mikroprozessorchips, Mikrocontroller, Basisrechner und Rechner durch.,
  • Ultra-Large Scale Integration or (ULSI) – mehr als 1 Million Transistoren-die großen Jungs, die in Computern CPUs, GPUs, Videoprozessoren, Mikrocontroller, FPGAs und komplexe Bilder verwendet werden.

Während die ULSI-Klassifizierung „ultra large scale“ weniger gut verwendet wird, ist eine andere Integrationsstufe, die die Komplexität der integrierten Schaltung darstellt, kurz als System-on-Chip oder (SOC) bekannt., Hier werden die einzelnen Komponenten wie der Mikroprozessor, der Speicher, die Peripheriegeräte, die E/A-Logik usw. alle auf einem einzigen Stück Silizium hergestellt, das ein ganzes elektronisches System innerhalb eines einzigen Chips darstellt und buchstäblich das Wort „integriert“ in integrierte Schaltung setzt.

Diese vollständig integrierten Chips, die bis zu 100 Millionen einzelne Silizium-CMOS-Transistorgatter in einem einzigen Gehäuse enthalten können, werden im Allgemeinen in Mobiltelefonen, Digitalkameras, Mikrocontrollern, Pics und Roboteranwendungen verwendet.,

Moores Gesetz

1965 prognostizierte Gordon Moore, Mitbegründer der Intel Corporation, dass sich“ die Anzahl der Transistoren und Widerstände auf einem einzelnen Chip alle 18 Monate verdoppeln wird “ in Bezug auf die Entwicklung der Halbleitergatetechnologie. Als Gordon Moore 1965 seinen berühmten Kommentar abgab, gab es ungefähr nur 60 einzelne Transistorgatter auf einem einzelnen Siliziumchip oder-würfel.

Der weltweit erste Mikroprozessor im Jahr 1971 war der Intel 4004, der einen 4-Bit-Datenbus hatte und etwa 2.300 Transistoren auf einem einzigen Chip enthielt, der mit etwa 600 kHz betrieben wurde., Heute hat die Intel Corporation erstaunliche 1,2 Milliarden einzelne Transistorgatter auf ihren neuen Quad-Core i7-2700K Sandy Bridge 64-Bit-Mikroprozessor-Chip gesetzt, der mit fast 4 GHz arbeitet, und die Anzahl der On-Chip-Transistors steigt immer noch, da neuere schnellere Mikroprozessoren und Mikrocontroller entwickelt werden.

Digitale Logikzustände

Das digitale Logikgatter ist der Grundbaustein, aus dem alle digitalen elektronischen Schaltungen und mikroprozessorbasierten Systeme aufgebaut sind. Grundlegende digitale Logikgatter führen logische Operationen von UND, ODER und NICHT auf Binärzahlen durch.,

Im digitalen Logikdesign sind nur zwei Spannungspegel oder Zustände zulässig, und diese Zustände werden im Allgemeinen als Logik „1“ und Logik „0“ oder HOCH und NIEDRIG oder WAHR und FALSCH bezeichnet. Diese beiden Zustände werden in Booleschen Algebra-und Standardwahrheitstabellen durch die Binärziffern „1“ bzw.

Ein gutes Beispiel für einen digitalen Zustand ist ein einfacher Lichtschalter. Der Schalter kann entweder “ EIN „oder“ AUS “ sein, der eine oder andere Zustand, aber nicht beide gleichzeitig.,UE (T)

HIGH (H) Logic „0“ FALSE (F) LOW (L)

Die meisten digitalen Logikgatter und digitalen Logiksysteme verwenden „Positive Logik“, bei der eine Logikebene „0“ oder „LOW“ wird durch eine Nullspannung, 0v oder Masse dargestellt und ein Logikpegel „1“ oder „HIGH“ wird durch eine höhere Spannung wie +5 Volt dargestellt, wobei die Umschaltung von einem Spannungspegel zum anderen entweder von einem Logikpegel „0“ zu einem „1“ oder einem „1“ zu einem „0“ so schnell wie möglich erfolgt, um einen fehlerhaften Betrieb der Logikschaltung zu verhindern.,

Es gibt auch ein komplementäres „Negatives Logik“ – System, in dem die Werte und die Regeln einer Logik „0“ und einer Logik „1“ umgekehrt sind, aber in diesem Tutorial-Abschnitt über digitale Logikgatter werden wir uns nur auf die positive Logik beziehen Konvention, wie es am häufigsten verwendet wird.

In Standard-TTL (Transistor-Transistor-Logik) – Ics gibt es einen vordefinierten Spannungsbereich für die Eingangs-und Ausgangsspannungspegel, der genau definiert, was ein logischer „1“ – Pegel und was ein logischer „0“ – Pegel ist und diese sind unten dargestellt.,

TTL Eingang & Ausgang Spannung Ebenen

Es gibt eine große vielzahl von logic gate arten in sowohl die bipolar 7400 und die CMOS 4000 familien von digital logic gates wie 74Lxx, 74LSxx, 74ALSxx, 74HCxx, 74HCTxx, 74ACTxx etc, mit jeder mit seine eigenen eigene deutliche Vor-und Nachteile im Vergleich zu den anderen. Die genaue Schaltspannung, die erforderlich ist, um entweder eine Logik „0“ oder eine Logik „1“ zu erzeugen, hängt von der spezifischen Logikgruppe oder-familie ab.,

Bei Verwendung einer Standard – + 5-Volt-Versorgung wird jedoch jeder TTL-Spannungseingang zwischen 2,0 V und 5 v als Logik „1“ oder „HOCH“ betrachtet, während jeder Spannungseingang unter 0,8 V als Logik erkannt wird „0“ oder „NIEDRIG“. Der Spannungsbereich zwischen diesen beiden Spannungspegeln entweder als Eingang oder als Ausgang wird als unbestimmter Bereich bezeichnet und der Betrieb innerhalb dieses Bereichs kann dazu führen, dass das Logikgatter einen falschen Ausgang erzeugt.

Die Logikfamilie CMOS 4000 verwendet im Vergleich zu den TTL-Typen unterschiedliche Spannungsniveaus, da sie mit Feldeffekttransistoren oder FETs ausgelegt sind., In der CMOS-Technologie arbeitet ein Logikpegel “ 1 „zwischen 3,0 und 18 Volt und ein Logikpegel“ 0 “ unter 1,5 Volt. Die folgende Tabelle zeigt dann den Unterschied zwischen den Logikpegeln herkömmlicher TTL – und CMOS-Logikgatter.

TTL-und CMOS-Logikpegel

Gerätetyp Logic 0 Logic 1
TTL 0 bis 0,8 v 2,0 bis 5 v (VCC)
CMOS 0 bis 1,5 v 3.,0 bis 18v (VDD)

Aus den obigen Beobachtungen können wir das ideale digitale TTL-Logikgatter als eines definieren, das eine „LOW“ – Pegellogik „0“ von 0 Volt (Masse) und eine „HIGH“ – Pegellogik „1“ von +5 Volt aufweist, und dies kann wie folgt demonstriert werden:

Ideal TTL Digital Logic Gate Spannungspegel

Wobei das Öffnen oder Schließen des Schalters entweder einen Logikpegel „1“ oder einen Logikpegel „0“ erzeugt, wobei der Widerstand R als „Pull-up“ – Widerstand bezeichnet wird.,

Digitales Logikrauschen

Zwischen diesen definierten HOHEN und NIEDRIGEN Werten liegt jedoch das, was allgemein als „Niemandsland“ (der blaue Bereich oben) bezeichnet wird, und wenn wir eine Signalspannung eines Wertes innerhalb dieser Niemandslandfläche anwenden, wissen wir nicht, ob das Logikgatter als Pegel „0“ oder als Pegel „1“ darauf reagiert, und der Ausgang wird unvorhersehbar.,

Rauschen ist der Name für eine zufällige und unerwünschte Spannung, die durch externe Störungen in elektronische Schaltungen induziert wird, z. B. durch nahe gelegene Schalter, Stromversorgungsschwankungen oder durch Drähte und andere Leiter, die streunende elektromagnetische Strahlung aufnehmen. Damit ein Logikgatter dann nicht durch Rauschen beeinflusst werden kann, muss es eine gewisse Rauschmarge oder Störfestigkeit aufweisen.,

Digitale Logikgatterrauschfestigkeit

Im obigen Beispiel wird das Rauschsignal der Vcc-Versorgungsspannung überlagert und solange es über dem Mindestpegel (VON(min)) bleibt, bleibt der Eingang und der entsprechende Ausgang des Logikgatters unberührt. Wenn jedoch der Geräuschpegel groß genug wird und eine Rauschspitze dazu führt, dass der Hochspannungspegel unter diesen Mindestpegel fällt, kann das Logikgatter diese Spitze als Eingang mit NIEDRIGEM Pegel interpretieren und den Ausgang entsprechend schalten, wodurch eine falsche Ausgangsumschaltung erzeugt wird., Damit das Logikgatter nicht von Rauschen beeinflusst wird, muss es in der Lage sein, eine bestimmte Menge an unerwünschtem Rauschen an seinem Eingang zu tolerieren, ohne den Zustand seines Ausgangs zu ändern.

Einfache grundlegende digitale Logikgatter

Einfache digitale Logikgatter können hergestellt werden, indem Transistoren, Dioden und Widerstände mit einem einfachen Beispiel einer Dioden-Widerstands-Logik (DRL) UND eines Gatters und eines Dioden-Transistor-Logik (DTL) kombiniert werden NAND-Gate unten angegeben.,

Diode-Resistor Circuit Diode-Transistor circuit

2-input AND Gate

2-input NAND Gate

The simple 2-input Diode-Resistor AND gate can be converted into a NAND gate by the addition of a single transistor inverting (NOT) stage., Die Verwendung diskreter Komponenten wie Dioden, Widerstände und Transistoren zur Herstellung digitaler Logikgatterschaltungen wird in praktischen handelsüblichen Logik-ics nicht verwendet, da diese Schaltungen unter Ausbreitungsverzögerung oder Gate-Verzögerung und auch Leistungsverlust aufgrund der Pull-up-Widerstände leiden.

Ein weiterer Nachteil der Dioden-Widerstand-Logik besteht darin, dass es keine „Fan-Out“ – Funktion gibt, die die Fähigkeit eines einzelnen Ausgangs ist, viele Eingänge der nächsten Stufen anzutreiben. Auch diese Art von Design schaltet sich nicht vollständig aus, da eine Logik “ 0 “ eine Ausgangsspannung von 0 erzeugt.,6v (Diodenspannungsabfall), so dass die folgenden TTL-und CMOS-Schaltungsdesigns stattdessen verwendet werden.

Grundlegende TTL Logic Gates

Die einfache Diode-Widerstand UND tor oben verwendet separate dioden für seine eingänge, eine für jeden eingang., Da ein Bipolartransistor effektiv zwei Diodenknoten miteinander verbunden sind, die entweder eine NPN-Vorrichtung (Negativ-Positiv-Negativ) oder eine PNP-Vorrichtung (Positiv-Negativ-positiv) darstellen, können die Eingangsdioden der Dioden-Transistor-Logik (DTL) durch einen einzelnen NPN-Transistor mit mehreren Emittereingängen ersetzt werden, um eine andere Art von Logikschaltung namens Transistor-Transistor-Logik oder TTL zu bilden, wie gezeigt.,

2-eingang NAND Gate

Diese vereinfachte NAND gate schaltung besteht aus einem eingang transistor, TR1, die hat zwei (oder mehr) emitter terminals und eine einstufige invertieren NPN schalt transistor schaltung von TR2.

Wenn einer oder beide der Sender von TR1, die die Eingänge „A“ und „B“ darstellen, mit dem Logikpegel „0“ (NIEDRIG) verbunden sind, fließt der Basisstrom von TR1 durch seinen Basis – /Emitterübergang zu Masse (0V), TR1 sättigt und sein Kollektoranschluss folgt., Diese Aktion führt dazu, dass die Basis von TR2 mit Masse (0V) verbunden wird, daher ist TR2 „AUS“ und der Ausgang bei Q ist HOCH.

Bei beiden Eingängen “ A „und“ B „HOCH auf Logikpegel“ 1 „schaltet Eingangstransistor TR1″ AUS“, die Basis des Schalttransistors TR2 wird HOCH und schaltet ihn“ EIN“, so dass der Ausgang bei Q aufgrund der Schaltwirkung des Transistors NIEDRIG ist. Die mehrfachen Emitter von TR1 werden als Eingänge angeschlossen, wodurch eine NAND-Gate-Funktion erzeugt wird.,

Emittergekoppeltes digitales Logikgatter

Emittergekoppelte Logik oder einfach ECL ist eine andere Art von digitalem Logikgatter, das Bipolartransistorlogik verwendet, bei der die Transistoren nicht im Sättigungsbereich betrieben werden, wie sie es mit dem digitalen TTL-Standardlogikgatter sind. Stattdessen sind die Eingangs – und Ausgangsschaltungen Push-Pull-Transistoren mit der Versorgungsspannung negativ in Bezug auf Masse.,

Dies hat den Effekt, dass die Betriebsgeschwindigkeit der emittergekoppelten Logikgatter im Vergleich zu den Standard-TTL-Typen auf den Gigahertz-Bereich erhöht wird, das Rauschen hat jedoch einen größeren Effekt in der ECL-Logik, da die ungesättigten Transistoren innerhalb ihres aktiven Bereichs arbeiten und Signale sowie Schaltsignale verstärken.,

Die“ 74 “ – Unterfamilien integrierter Schaltungen

Mit Verbesserungen im Schaltungsdesign, um Ausbreitungsverzögerungen, Stromaufnahme, Fan-In-und Fan-Out-Anforderungen usw. zu berücksichtigen, bildet diese Art der TTL-Bipolartransistortechnologie die Grundlage der vorangestellten „74“ – Familie digitaler Logik-Ics wie dem „7400“ – Quad-2-Eingang-NAND-Gate oder dem „7402“ – Quad-2-Eingang-NOR-Gate usw.,

Unterfamilien der Ics der 74xxx-Serie stehen in Bezug auf die verschiedenen Technologien zur Herstellung der Tore zur Verfügung und werden durch die Buchstaben zwischen der 74-Bezeichnung und der Gerätenummer bezeichnet. Es gibt eine Reihe von TTL-Subfamilien zur Verfügung, die eine breite Palette von Schaltgeschwindigkeiten und Stromverbrauch wie die 74L00 oder 74L00 NAND-Gate bieten, waren die“ L „steht für“ Low-Power-TTL „und die“ ALS „steht für“ Advanced Low-Power Schottky TTL “ und diese sind unten aufgeführt.,

  • * 74xx oder 74Nxx: Standard TTL-Diese geräte sind die ursprüngliche TTL familie von logic gates eingeführt in die frühen 70 ‚ s. sie haben eine ausbreitung verzögerung von über 10ns und eine power verbrauch von über 10 mw. Versorgungsspannungsbereich: 4,75 bis 5,25 Volt
  • * 74Lxx: Geringer TTL – Stromverbrauch wurde gegenüber Standardtypen verbessert, indem die Anzahl der Innenwiderstände erhöht wurde, jedoch auf Kosten einer Verringerung der Schaltgeschwindigkeit. Versorgungsspannungsbereich: 4,75 bis 5,25 Volt
  • * 74Hxx: Hochgeschwindigkeits-TTL-Schaltgeschwindigkeit wurde durch Reduzierung der Anzahl der Innenwiderstände verbessert., Dies erhöhte auch den Stromverbrauch. Versorgungsspannungsbereich: 4,75 bis 5,25 Volt
  • * 74Sxx: Die Schottky TTL-Schottky-Technologie wird verwendet, um die Eingangsimpedanz, die Schaltgeschwindigkeit und den Stromverbrauch (2 mw) im Vergleich zu den Typen 74Lxx und 74Hxx zu verbessern. Versorgungsspannungsbereich: 4,75 bis 5,25 Volt
  • * 74LSxx: Low Power Schottky TTL-Wie 74Sxx-Typen, jedoch mit erhöhten Innenwiderständen zur Verbesserung des Stromverbrauchs. Versorgungsspannungsbereich: 4,75 bis 5.,25 volt
  • • 74ASxx: Fortschrittliches Schottky TTL-Verbessertes Design gegenüber 74Sxx Schottky-Typen, optimiert, um die Schaltgeschwindigkeit auf Kosten des Stromverbrauchs von etwa 22 mw zu erhöhen. Versorgungsspannungsbereich: 4,5 bis 5,5 Volt
  • * 74LSXX: Advanced Low Power Schottky TTL-Geringerer Stromverbrauch von etwa 1 mw und höhere Schaltgeschwindigkeit von 4nS im Vergleich zu 74LSxx Typen. Versorgungsspannungsbereich: 4,5 bis 5,5 Volt
  • * 74HCxx: Hochgeschwindigkeits-CMOS-CMOS-Technologie und Transistoren zur Reduzierung des Stromverbrauchs von weniger als 1uA mit CMOS-kompatiblen Eingängen. Versorgungsspannungsbereich: 4,5 bis 5.,5 volt
  • • 74HCTxx: High Speed CMOS-CMOS technologie und transistoren zu reduzieren power verbrauch von weniger als 1uA aber hat erhöhte ausbreitung verzögerung von über 16nS aufgrund der TTL kompatibel eingänge. Versorgungsspannungsbereich: 4,5 bis 5,5 Volt

Basic CMOS Digital Logic Gate

Einer der Hauptnachteile der TTL Digital Logic Gate-Serie besteht darin, dass die Logikgatter auf Bipolartransistor-Logiktechnologie basieren und als Transistoren strombetriebene Geräte große Mengen an Strom aus einer festen +5 Volt-Stromversorgung verbrauchen.,

Außerdem haben TTL – Bipolartransistor-Gatter eine begrenzte Betriebsgeschwindigkeit beim Umschalten von einem“ AUS „-Zustand in einen“ EIN „- Zustand und umgekehrt als“ Gate „oder“Ausbreitungsverzögerung“ bezeichnet. Um diese Einschränkungen zu überwinden, wurden komplementäre MOS namens “ CMOS „(Complementary Metal Oxide Semiconductor) Logikgatter entwickelt, die“ Feldeffekttransistoren “ oder FETs verwenden.,

Da diese Gates sowohl P-Kanal-als auch N-Kanal-MOSFETs als Eingabegerät verwenden, ist der Stromverbrauch von CMOS-Gates bei Ruhebedingungen ohne Umschaltung nahezu null (1 bis 2µA), was sie ideal für den Einsatz in Batterieschaltungen mit geringer Leistung und mit Schaltgeschwindigkeiten von über 100 MHz für den Einsatz in Hochfrequenzzeit-und Computerschaltungen macht.,

NAND-Gate mit 2 Eingängen

Dieses grundlegende CMOS-Gate-Beispiel enthält drei N-Kanal-Normal-Off-Enhancement-MOSFETs, einen für jeden Eingang, der aus FET1 und FET2 besteht, und einen zusätzlichen SCHALTMOSFET, FET3, der durch sein Gate durchlässig“ EIN “ ist.

Wenn einer oder beide Eingänge “ A „und“ B „auf Logikpegel“ 0 „geerdet sind, werden der entsprechende Eingangs-MOSFET, FET1 oder FET2“ AUS „geschaltet, wodurch eine Logikbedingung“ 1 “ (HOCH) vom Quellterminal von FET3 erzeugt wird.,

Nur wenn beide Eingänge “ A „und“ B „auf Logikpegel“ 1 „HOCH gehalten werden, fließt Strom durch das entsprechende MOSFET und schaltet es“ EIN“, wodurch ein Ausgangszustand bei Q erzeugt wird, der einem Logikpegel“ 0 “ entspricht, wie beide MOSFETS, FET1 und FET2 leiten. Daher ist die Schaltwirkung repräsentativ für eine NAND-Gate-Funktion.

Verbesserungen im Schaltungsdesign in Bezug auf Schaltgeschwindigkeit, geringen Stromverbrauch und verbesserte Ausbreitungsverzögerungen haben dazu geführt, dass die Standard-CMOS 4000 „CD“ – Familie von Logik-ics entwickelt wurde, die den TTL-Bereich ergänzen.,

Wie bei den digitalen TTL-Standard-Logikgattern sind alle wichtigen digitalen Logikgatter und-Geräte im CMOS-Paket verfügbar, z. B. das CD4011, ein Quad-2-Input-NAND-Gate oder das CD4001, ein Quad-2-Input-NOR-Gate zusammen mit all ihren Unterfamilien.

Wie TTL-Logik nutzen komplementäre MOS (CMOS)-Schaltungen die Tatsache, dass sowohl N-Kanal-als auch P-Kanal-Geräte zusammen auf demselben Substratmaterial hergestellt werden können, um verschiedene Logikfunktionen zu bilden.,

Einer der Hauptnachteile des CMOS-Bereichs von ics im Vergleich zu ihren äquivalenten TTL-Typen besteht darin, dass sie leicht durch statische Elektrizität beschädigt werden können. Im Gegensatz zu TTL-Logikgattern, die mit einzelnen +5V-Spannungen sowohl für den Eingangs-als auch für den Ausgangspegel arbeiten, arbeiten CMOS-Digital-Logikgatter mit einer einzigen Versorgungsspannung zwischen +3 und +18 Volt.

Gemeinsame CMOS-Unterfamilien umfassen:

  • • 4000B-Serie: Standard-CMOS-Diese Geräte sind die ursprüngliche gepufferte CMOS – Familie von Logikgattern, die in den frühen 70er Jahren eingeführt wurden und mit einer Versorgungsspannung von 3,0 bis 18 v DC betrieben werden.,
  • * 74C Serie: 5 v CMOS-Diese geräte sind pin-kompatibel mit standard 5 v TTL geräte als ihre logic schalt ist implementiert in CMOS aber mit TTL-kompatibel eingänge. Sie arbeiten mit einer Versorgungsspannung von 3,0 bis 18v DC

Beachten Sie, dass CMOS-Logikgatter und-geräte statisch empfindlich sind, treffen Sie daher immer die geeigneten Vorsichtsmaßnahmen, um auf antistatischen Matten oder geerdeten Werkbänken zu arbeiten, ein antistatisches Armband zu tragen und ein Teil erst bei Bedarf aus der antistatischen Verpackung zu entfernen.,

Im nächsten Tutorial über digitale Logikgatter werden wir uns mit der digitalen Logik-UND Gate-Funktion befassen, die sowohl in TTL-und CMOS-Logikschaltungen als auch in ihren booleschen Algebra-Definitions-und Wahrheitstabellen verwendet wird.

Schreibe einen Kommentar

Deine E-Mail-Adresse wird nicht veröffentlicht. Erforderliche Felder sind mit * markiert.